Подписаться
Mikhail Kachinsky (Качинский М.В.)
Mikhail Kachinsky (Качинский М.В.)
доцент кафедры ЭВС БГУИР
Подтвержден адрес электронной почты в домене bsuir.by
Название
Процитировано
Процитировано
Год
Анализаторы речевых и звуковых сигналов: методы, алгоритмы и практика (с MATLAB примерами)
АА Петровский, ИС Азаров, А Борович, МИ Вашкевич, МВ Качинский, ...
Бестпринт, 2009
82009
Design method of real-time parallel-pipeline processors computing the vector DFT
AA Petrovsky, MV Kachinsky
International conference on Parallel Computing in Electrical Engineering …, 1998
61998
Automated parallel-pipeline structure of FFT hardware design for real-time multidimensional signal processing
A Petrovsky, M Kachinsky
9th European Signal Processing Conference (EUSIPCO 1998), 1-4, 1998
31998
Конвейерный процессор хэш-функции SHA-256
МВ Качинский, АВ Станкевич
БГУИР, 2018
12018
Высокопроизводительная реализация криптографической хэш-функции SHA-256 на базе FPGA
МВ Качинский, АВ Станкевич
БГУИР, 2018
12018
UNIVERSAL EMBEDDED RECONFIGURABLE HARDWARE PLATFORM FOR MULTIMEDIA APPLICATIONS IN REAL-TIME
M Livshitz, A Petrovsky, A Stankevich, M Kachinsky, A Petrovsky
International Journal of Computing 7 (3), 38-46, 2014
12014
Арифметические основы электронных вычислительных средств: учебно-метод. пособие
МВ Качинский, ВБ Клюс, АБ Давыдов
БГУИР, 2014
12014
Структурный синтез параллельно-поточных БПФ-процессоров реального времени: учебно-метод. пособие
МВ Качинский, АА Петровский
БГУИР, 2014
12014
Микропроцессорная техника: учеб. пособие по курсовому проектированию для студентов специальности I-40 02 02 «Электр. вычисл. средства» днев. формы обучения
АА Петровский, МВ Качинский, АБ Давыдов, ВБ Клюс, ГВ Таранов
БГУИР, 2005
12005
Аппаратная реализация функции Scrypt на FPGA
МВ Качинский, АВ Станкевич, АИ Шемаров
БГУИР, 2023
2023
Способ повышения криптостойкости алгоритмов блочного шифрования
МВ Качинский, АВ Станкевич, АИ Шемаров
БГУИР, 2022
2022
Устройство для мониторинга радиочастотного спектра на базе XILINX ZYNQ
ИС Азаров, МВ Качинский, НА Петровский, ЕВ Рыбенков, ...
БГУИР, 2021
2021
Классы для работы с паролями в кроссплатформенном фреймворке Qt
МВ Качинский, АВ Станкевич, АИ Шемаров
БГУИР, 2021
2021
Высокопроизводительная реализация алгоритма формирования ключа PBKDF2 на базе FPGA
МВ Качинский, АВ Станкевич, АИ Шемаров
БГУИР, 2021
2021
Организация и пропускная способность интерфейса PCI-e ускорительной платы Alveo U250 с управляющим компьютером
МВ Качинский, НА Петровский, АВ Станкевич
БГУИР, 2020
2020
Использование DSP блоков FPGA фирмы XILINX для реализации криптографических алгоритмов
МВ Качинский, АВ Станкевич, АИ Шемаров
БГУИР, 2020
2020
Процессор хэш-функции Salsa20/8
АВ Станкевич, НА Петровский, МВ Качинский
БГУИР, 2019
2019
Проектирование цифровых устройств на интегральных микросхемах. Курсовое проектирование: пособие
МВ Качинский, ВЮ Герасимович, АВ Станкевич
БГУИР, 2018
2018
Реализация процессора формирования ключа PBKDF2 на базе FPGA
МВ Качинский, АВ Станкевич
БГУИР, 2017
2017
Конвейерная реализация алгоритма HMAC-SHA1 на базе FPGA
МВ Качинский, АВ Станкевич
БГУИР, 2016
2016
В данный момент система не может выполнить эту операцию. Повторите попытку позднее.
Статьи 1–20